
Jamadagni H S DC/V1/2004 23
ISW
SW
SW
SW
SW
SW
SW
SW
1
2
3
4
5
6
7
8
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
2B + D
18 18 18 18 6 total 240 bits
M1 to M6
M1 to M6
M1 to M6
M1 to M6
M1 to M6
M1 to M6
M1 to M6
M1 to M6
SW = Sync Word = +3+3-3-3-3+3-3+3+3
ISW= Inverted SW=-3-3+3+3+3-3+3-3-3
2B+D = |B1 |B2 |D | (|8|8|2) M1 to M6 over head bits
Data are encoded as 00 = -3, 01= -1, 11=+1, 10 = +3
ANSI U interface frame and superframe structure
Comentarios a estos manuales